142427562

Proizvodi

AM3352BZCZA100

Kratki opis:

– mDDR: takt od 200 MHz (brzina podataka od 400 MHz)
– DDR2: takt od 266 MHz (brzina podataka od 532 MHz)
– DDR3: takt od 400 MHz (brzina podataka od 800 MHz)
– DDR3L: takt od 400 MHz (brzina podataka od 800 MHz)
– 16-bitna sabirnica podataka
– 1 GB ukupnog adresabilnog prostora


Pojedinosti o proizvodu

Oznake proizvoda

Značajke

Do 1 GHz Sitara™ ARM® Cortex®
-A8 32-bitni RISC procesor
– NEON™ SIMD koprocesor
– 32 KB L1 instrukcija i 32 KB predmemorije podataka s jednom pogreškom

Otkrivanje

– 256 KB L2 predmemorije s kodom za ispravljanje pogrešaka (ECC)
– 176 KB ROM-a za pokretanje na čipu
– 64KB namjenskog RAM-a
– Emulacija i ispravljanje pogrešaka – JTAG
– Kontroler prekida (do 128 zahtjeva za prekid)
Memorija na čipu (dijeljeni L3 RAM)
– 64 KB RAM-a kontrolera memorije na čipu (OCMC) opće namjene
– Dostupno svim majstorima
– Podržava zadržavanje za brzo buđenje
Sučelja vanjske memorije (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Kontrolor

– mDDR: takt od 200 MHz (brzina podataka od 400 MHz)
– DDR2: takt od 266 MHz (brzina podataka od 532 MHz)
– DDR3: takt od 400 MHz (brzina podataka od 800 MHz)
– DDR3L: takt od 400 MHz (brzina podataka od 800 MHz)
– 16-bitna sabirnica podataka
– 1 GB ukupnog adresabilnog prostora
– Podržava jednu x16 ili dvije x8 konfiguracije memorijskih uređaja
– Kontroler memorije opće namjene (GPMC)
– Fleksibilno 8-bitno i 16-bitno asinkrono memorijsko sučelje s odabirom do sedam čipova (NAND, NOR, Muxed-NOR, SRAM)
– Koristi BCH kod za podršku 4-, 8- ili 16-bitnom ECC-u
– Koristi Hammingov kod za podršku 1-bitnom ECC-u
– Modul lokatora grešaka (ELM)
– Koristi se zajedno s GPMC-om za lociranje adresa pogrešaka podataka iz polinoma sindroma generiranih pomoću BCH algoritma
– Podržava 4-, 8- i 16-bitnu lokaciju pogreške bloka od 512 bajta na temelju BCH algoritama
Programabilni podsustav jedinice u stvarnom vremenu i podsustav industrijske komunikacije (PRU-ICSS)
– Podržava protokole kao što su EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ i više
– Dvije programabilne jedinice u stvarnom vremenu (PRU)
– 32-bitni RISC procesor za učitavanje/pohranu koji može raditi na 200 MHz
– 8 KB RAM-a s uputama s detekcijom pojedinačne pogreške (paritet)
– 8 KB podatkovnog RAM-a s detekcijom pojedinačne pogreške (paritet)
– 32-bitni multiplikator s jednim ciklusom sa 64-bitnim akumulatorom
– Poboljšani GPIO modul pruža podršku za ShiftIn/Out i paralelno zaključavanje vanjskog signala
– 12 KB zajedničkog RAM-a s detekcijom pojedinačne pogreške (paritet)
– Tri banke registara od 120 bajta kojima može pristupiti svaki PRU
– Kontroler prekida (INTC) za rukovanje ulaznim događajima sustava
– Lokalna međuspojna sabirnica za povezivanje unutarnjih i vanjskih mastera s resursima unutar PRU-ICSS-a
– Periferije unutar PRU-ICSS:
– Jedan UART priključak s pinovima za kontrolu protoka,
Podržava do 12 Mbps
– Jedan modul poboljšanog snimanja (eCAP).
– Dva MII Ethernet priključka koja podržavaju Industrial
Ethernet, kao što je EtherCAT
– Jedan MDIO priključak
Modul napajanja, resetiranja i upravljanja satom (PRCM).
– Upravlja ulaskom i izlaskom iz stanja pripravnosti i dubokog sna
– Odgovoran za sekvenciranje spavanja, sekvenciranje isključivanja domene napajanja, sekvenciranje buđenja i sekvenciranje uključivanja domene napajanja
– Satovi
– Integrirana visoka frekvencija od 15 do 35 MHz
Oscilator koji se koristi za generiranje referentnog takta za razne sistemske i periferne taktove
– Podržava uključivanje i onemogućavanje pojedinačnog sata
Upravljanje podsustavima i periferijama
Olakšajte smanjenu potrošnju energije
– Pet ADPLL-ova za generiranje sistemskih taktova
(MPU podsustav, DDR sučelje, USB i periferija [MMC i SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Prethodna:
  • Sljedeći: